PCI-SIG a atteint une étape cruciale dans le développement de la prochaine génération de l'interface PCI Express en présentant le projet final de la spécification PCIe 7.0 (version 0.9). Le document est maintenant en route pour une révision de brevet, avec une publication officielle prévue pour 2025, ouvrant la voie à de futures technologies dans les années à venir.
PCIe 7.0 est prêt à être une avancée majeure, quadruplant la bande passante par rapport à PCIe 5.0, qui est actuellement utilisé dans la plupart des PC. Grâce à des vitesses allant jusqu'à 128 gigatransferts par seconde (GT/s), la configuration x16 offrira des débits de données bidirectionnels de 512 Go/s. Cette capacité pourrait, par exemple, permettre le développement de SSD avec des vitesses de lecture record allant jusqu'à 50 Go/s—dépassant de loin les appareils d'aujourd'hui.
Au cœur de la nouvelle norme se trouve la modulation PAM4 à quatre niveaux, qui optimise l'efficacité de la transmission des données même sous des charges extrêmes. Les ingénieurs de PCI-SIG se sont également concentrés sur la réduction de la consommation d'énergie, la minimisation de la latence et l'extension de la couverture du signal. De plus, la compatibilité descendante avec les versions précédentes garantit une transition en douceur pour les fabricants et les utilisateurs.
La nouvelle interface est conçue pour des secteurs où la vitesse et la fiabilité sont essentielles :
Il est prévu que les premiers appareils PCIe 7.0 arrivent sur le marché entre 2027 et 2028. Pendant ce temps, PCI-SIG prépare déjà le terrain pour PCIe 8.0, où les configurations x16 devraient atteindre 1 To/s, marquant le début de l'ère des vitesses en téraoctets. PCIe 7.0 non seulement fixe de nouveaux repères pour l'industrie mais fait également le lien entre les exigences d'aujourd'hui et les innovations de demain.